高速數(shù)據(jù)通信模塊。
10BASE-T/100BASE-TX。
實(shí)時(shí)傳輸控制數(shù)據(jù),為提高生產(chǎn)效率和設(shè)備價(jià)值提供支持的高速數(shù)據(jù)通信模塊。
可經(jīng)由以太網(wǎng),將與順序掃描同步的數(shù)據(jù)傳輸?shù)絇C上的用戶程序Q12HCPU原理及應(yīng)用。
實(shí)現(xiàn)了以往通信方式無法實(shí)現(xiàn)的詳細(xì)控制數(shù)據(jù)傳輸,
利用用戶應(yīng)用程序進(jìn)行實(shí)時(shí)數(shù)據(jù)分析,
為提高生產(chǎn)效率和設(shè)備價(jià)值提供支持
Q12HCPU8通道。
輸入:DC0~20mA。
輸出(分辨率):0~4000;-4000~4000;0~12000;-12000~12000;0~16000;-16000~16000Q12HCPU原理及應(yīng)用。
轉(zhuǎn)換速度:80μs/1通道。
18點(diǎn)端子臺(tái)。輸入:2通道。
10kpps。
計(jì)數(shù)器輸入信號(hào):DC5/12/24V。
外部輸入:DC5/12/24V。
統(tǒng)一輸出:晶體管(漏型)。
用于替換A系列大型模塊"AD61-S1"Q12HCPU原理及應(yīng)用。
40針連接器。
支持高分辨率設(shè)備。滿足高速控制應(yīng)用的脈沖輸入、高速計(jì)數(shù)器模塊產(chǎn)品群。
對(duì)高速脈沖串進(jìn)行計(jì)數(shù)的高速計(jì)數(shù)器模塊。
可與外部編碼器組合使用進(jìn)行定位等控制。
可切換高計(jì)數(shù)速度,對(duì)從高速脈沖到上升沿/下降沿平緩的低頻脈沖進(jìn)行計(jì)數(shù)Q12HCPU(結(jié)構(gòu)化文本篇)。
每個(gè)1通道配備2點(diǎn)的外部一致輸出。
可根據(jù)用途選擇“一致輸出功能”、“連續(xù)比較功能”,實(shí)現(xiàn)外部設(shè)備的高速控制。(QD64D2)
提供多種功能,例如一致輸出測(cè)試功能(使用連續(xù)比較功能時(shí))、預(yù)設(shè)功能、鎖存計(jì)數(shù)器功能,
以滿足各種應(yīng)用需求。( QD64D2)
輸入脈沖的高計(jì)數(shù)速度可達(dá)8Mpps (差分輸入、2相4倍頻時(shí))Q12HCPU(結(jié)構(gòu)化文本篇)。
可在半導(dǎo)體、液晶制造等對(duì)位置精度要求高的設(shè)備中,
使用高分辨率編碼器執(zhí)行的位置跟蹤。( QD65PD2)程序容量:60 K步。
輸入輸出點(diǎn)數(shù):4096點(diǎn)。
輸入輸出元件數(shù):8192點(diǎn)Q12HCPU(結(jié)構(gòu)化文本篇)。
處理速度:0.034μs。
程序存儲(chǔ)器容量:240 KB。
支持USB和RS232。
型CPU加上一套豐富及強(qiáng)大的過程控制指令。
通過多CPU進(jìn)行高速、機(jī)器控制。
通過順控程序的直線和多CPU間高速通信(周期為0.88ms)的并列處理,實(shí)現(xiàn)高速控制。
多CPU間高速通信周期與運(yùn)動(dòng)控制同步,因此可實(shí)現(xiàn)運(yùn)算效率大化。
此外,新的運(yùn)動(dòng)控制CPU在性能上是先前型號(hào)的2倍,
確保了高速、的的機(jī)器控制Q12HCPU原理及應(yīng)用Q12HCPU編程手冊(cè)。
將在運(yùn)動(dòng)CPU上使用的軸伺服放大器的到位信號(hào)作為觸發(fā)器,
從可編程控制器CPU向第2軸伺服放大器執(zhí)行軸啟動(dòng),
到伺服放大器輸出速度指令為止的時(shí)間。
這一時(shí)間為CPU間數(shù)據(jù)傳輸速度的指標(biāo)。